ISM

A futuristic circuit board design representing VLSI technology, with intricate patterns and glowing elements.

VLSI Design Quiz

Welcome to the VLSI Design Quiz! Test your knowledge on the challenges and characteristics of VLSI design and simulation techniques.

Join us to explore:

  • The complexities of VLSI design
  • Power reduction techniques
  • Simulation methods
  • And much more!
36 Questions9 MinutesCreated by DesigningChip42
Care sunt problemele cu care se confrunta proiectarea VLSI:
A.Cerinte contradictorii(viteza, putere, arie)
B.Specificatii care se schimba si/sau evolueaza
C.Ciclu lung de proiectare
D.Necesitatea reusitei de la prima incercare
Care sunt caracteristici ale proiectarii cipurilor:
A.Utilizarea de circuite standard
B.Utilizarea ierarhiei pentru a controla complexitateab.Utilizarea ierarhiei pentru a controla complexitatea
C.Utilizarea conectivitatii(folosim circuite electronice)
D.Geometria finita(pe cip) este lipsita de ierarhie
Care dintre urmatoarele sunt tehnici de reducere a puterii:
A.Reducerea tensiunii de alimentare
B.Folosirea redundantei
C.Cresterea temperaturii
D.Reducerea numarului de noduri care comanda
Unde se consuma putere semnificativa intr-un circuit digital:
A.Traseele de alimentare
B.Incarcarea si descarcarea capacitatilor din noduri
C.Curentii de pierderi ai tranzistoarelor MOS
D.Curentii de scurtcircuit pe durata tranzitiei
Care sunt tipurile de vederi ale circuitelor electronice:
A.De topologie
B.Electrice
C.Comportamental
D.De timp
Avantajele simular analogice:
A. Se pot include si elementele parazite
B. Circuitele reale sunt sisteme cu constante concentrate ca In simulare
C. Existé modele pentru toate tipurile de dispozitive
D. Se pot utiliza elemente ideale care usureaza analiza func.
Simularea digitala poate fi accelerata prin:
A. Descompunere
B, Simulatoare hardware
C. Emulare prin FPGA
E. Simulatoarele analogice paralele
Generarea layout-ului exterior celulelor presupune:
A. Generarea PLA-urilor
B.Layout-ul padu-urilor
C. Rutarea (route)
D. Plasarea (place)
Care dintre instrumentele de mai jos sunt destinate testarii:
A. Instrumente de verificare a timing-ului
B. Generatoare de pattem-uri de test
C. Pentru venficarea puterii consumate
D. Pentru depistarea scurtcircuitelor
Efectele suplimentare care apar in cazul conexiunilor lungi sunt:
A. Curenti turbionari (Edy)
B. Periferic (edge)
C. Proximitate
D. Pelicular (skin)
Compactarea se poate face:
A. Fortat
B. Elastic
C. Prin “Simulated annealing”
D. Unidimensional
Compactarea layout-ului se foloseste pentru:
A. Reducerea puterli consumate
B. Reducerea ariei consumate
C. Cresterea vitezei
D.Scaderea consumului
Circuitele logice combinationale (CLC) se pot implementa prin:
A. PLA-uri (programmable logic array)
B. Memorii (ROM)
C. Logica specifica (random logic),
D. Microcontrolere
Conexiunile lungi necesita:
A. Modele cu constante distribuite
B. Modele fizice complete
C. Modele cu constante concentrate
D. Modele pur rezistive
Simularea circuitelor digitale se poate face:
A. La nivel logic
B. La nivel comportamental
C. La nivel de circuit
D. La nivel de comutator
In analizele de tip "multi-timp"
A. Se foloseste o reprezentare multi-variabila a semnalelor
B. Creste rezolutia temporala
C. Se reduce numarul de esantioane necesare
D. Se descompun semnale in serie Fourier
Ce legatura este intre Verilog si Verilog-A:
A. Verilog-A si Verilog sunt subseturi ale Verilog-AMS
B. Verilog-A este destinat circuitelor mixte
C. Este o coincidenta de nume
D. Verilog-A este extensia analogica a Verilog
Obstacolele sunt
A Zone care nu pot fi strabatute pe anumite layere dar pot fi strabatute pe alte layere
B. Zone rezervate special pentru rutare unde nu se pot amplasa celule
C. Zone rezervate pentru pad-ur
D. Zone unde sunt blocate toate layerele, fortand rutarea sa le ocoleasca
Descrierea circuitului in Spice se face:
A. Printr-un fisier de tip text
B. Printr-o schema electrica reprezentata grafic
C. Printr-o lista de conexiuni ("netlist")
D. Printr-un graf
Regulile de proiectare fizica se exprima in general in:
A. Amperi
B. Microni
C. Wati
D. Volti
Frecventa maxima a semnalului se considera
A. fmax=10/tr
B a. fmax=0.35/tr
A. fmax=0.1/tr
A. fmax=1/tr
La frecvente extrem de mari inductanta tinde:
A. Sa scada liniar
B. Sa creasca liniar
C. Sa ramana constanta
D. Sa creasca patratic
Care instrumente dintre cele de mai jos se folosesc in sinteza:
A. De simulare mixta
B. De introducere a schemei electrice
C. De verificarea a regulilor de proiectare fizica
D. De simularea comportamentala
Ce este factorul de ramificare:
A. Numarul mediu de ramificatii care se produc in fiecare nod
B.Numarul mediu de noduri de la fiecare nivel
D. Gradul de umplere a arborelui
D. Numarul de nivele
Factori care influenteaza intarzierea interconexiunii :
A. Geometria
B. Cuplajul cu sursa de semnal si sarcina
C. Frecventa semnalului care trebuie transmis
D. Fronturile semnalului care trebuie transmis
In spice, pentru aplicarea metodei Newton-Raphson derivatele se calculeaza:
A. analitic
B. Sunt deduse din model
C. numeric
D. Nu se calculeaza
Rutarea labirintica poate porni de la:
A. De la mijlocul traseului
B. De la ambele capete ale traseului
C. De la nivelul ierarhic superior
D. Un singur capat al traseului
Metodele de plasare sunt:
A. Bottom-up
B. Min-cut
C. aleator
D. Simulated annealling
Reprezentarea constrangerilor in sistemele simple foloseste:
A. Doar flag-uri
B. Doar pointeri
C. Arbori
D. Liste inlantuite
La transformarea unei linii cu constante distribuite intr-o cascada de sectiuni cu constante concentrate numarul minim de sectiuni este:
A. N=(10*tau*d)/ tr
B. N=(100*tau*d)/ tr
C. N=20/(tau*d)
D. N= (10*d) / (tr* tau)
Nivelurile de abstractizare d.p.d.v. Al simularii si estimarii consumului de putere
A. Comportamental(behavioral)
B. porti (gate-level)
C. RTL (Register Transfer Logic)
D. Software
Pentru aplicatiile de "consum redus" (low-power) este necesara estimarea/simularea consumului de putere:
A. La nivelul RTL
B. La toate nivelele de abstractizare
C. La nivel de porti
D. La nivel comportamental
Cum se poate reprezenta circuitul la nivel algoritmic:
A. Prin organigrama
B. Prin schema electrica
C. Prin floorplan
D. Prin layout
Rezistenta unui traseu creste cu:
A. Logaritmul frecventei
B. Patratul frecventei
C. Cubul frecventei
D. Radicalul frecventei
Estimarea comportamentala se bazeaza pe:
B. Complexitate
C. Modele sintetizabile
C. Teoria informatiei
E. Modele abstracte
Rutarea se poate face:
A. General/labirintic (general routing)
B. In cutie de jonctiuni (switchbox routing)
C. In canal (channel routing)
D. Prin substrat
{"name":"ISM", "url":"https://www.quiz-maker.com/QPREVIEW","txt":"Welcome to the VLSI Design Quiz! Test your knowledge on the challenges and characteristics of VLSI design and simulation techniques.Join us to explore:The complexities of VLSI designPower reduction techniquesSimulation methodsAnd much more!","img":"https:/images/course3.png"}
Powered by: Quiz Maker