DIE samo teorija
Electronic Circuit Theory Quiz
Test your knowledge of electronic circuit theory with our engaging quiz designed for students and professionals alike!
Challenge yourself with questions related to:
- Bipolar transistors
- Logic gates
- Capacitance and resistance
- PCB manufacturing
Logicki izlaz Smit triger bafera je Vout jednako 1 za Vin vece od V2, a Vout jednako 0 za Vin manje od V1. Kakav je odnos V1 I V2?
V1 manje od V2
V1 vece od V2
V1 jednako V2
Proizvodni troskovi (material I ugradnja) su za indirektne konektore (Pin) u odnosu na direktne konektore (Edge)
Manji
Isti
Veci
Za busenje rupa na dvoslojnim stampanim plocama sa metalizovanim rupama se koriste stabilne busilice sa brojem obrtaja:
200-300 rpm
2,000-3,000 rpm
20,000-30,000 rpm
Keramicki kondenzatori se koriste za filtriranje napajanja digitalnih integrisanih kola zbog toga sto imaju:
Malu sopstvenu induktivnost
Veliku kapacitivnost
Veliki radni napon
SMD (Surface Mount Device) u odnosu TH (Through Hole) komponente, omogucavaju gustinu pakovanja na dvoslojne PCB (Printed Circuit Board):
Manju
Istu
Vecu
Bipolarni NPN transistor se koristi u spoju sa zajednickim emiterom u prekidackom rezimu rada. Sa smanjenjem vrednosti kolektorskog otpornika Rc vreme zakocenja (izlaska iz zasicenja) se:
Smanjuje
Ne menja
Povecava
Da bi se realizovala bilo koja logicka funkcija, dovoljno je da raspolazemo sa kolima tipa:
Dvoulazno NAND
Dvoulazno AND
Dvoulazno OR
Za busenje rupa na cetvoroslojnim stampanim plocama sa metalizovanim rupama se koriste stabilne busilice sa brojem obrtaja:
500-600 rpm
5,000-6,000 rpm
50,000-60,000 rpm
Direktni konektori (Edge) su u odnosu na Indirektne (Pin) po pitanju pouzdanosti:
Losiji
Isti
Bolji
Logicka kola sa tri stanja na svojim izlazima, u zavisnosti od stanja ulaza I kontrolnih signala, daju:
-1, 0, 1
0, 1, 2
0, 1, HZ
EXOR logicka kola, u poredjenju sa OR I AND logickim kolima imaju kasnjenje:
Manje
Isto
Vece
Vremenska konstanta za RC kolo je definisana kao:
Tau=R/C
Tau=R*C
Tau=C/R
Jednacina za punjenje kondenzatora preko otpornika R glasi:
U(t)=U(1-e^1/t)
U(t)=U(1+e^1/t)
U(t)=Ue^1/t)
EXNOR logicka kola, u poredjenju sa NOR I NAND logickim kolima imaju kasnjenje:
Vece
Manje
Isto
Jednacina za praznjenje kondenzatora preko otpornika R glasi:
U(t)=U(1-e^1/t)
U(t)=U(1+e^1/t)
U(t)=Ue^1/t)
Kondenzator koji se puni preko otpornika sa vremenskom konstantom tau, se napuni na preko 99,99% vrednosti napona nakon vremena:
T=1tau
T=10tau
T=100tau
Kondenzator koji se puni preko otpornika sa vremenskom konstantom tau, se napuni na preko 99% vrednosti napona nakon vremena:
T=0.5tau
T=5tau
T=50tau
Kondenzator koji se puni preko otpornika sa vremenskom konstantom tau, se napuni na preko 50% vrednosti napona nakon vremena:
T=0.7tau
T=1.4tau
T=2.8tau
Kondenzatorske pumpe se koriste:
Iskljucivo za povecanje napona
Za povecanje napona ili za promenu polariteta napona
Iskljucivo za promenu polariteta napona
Radni temperaturni opseg za standardna, komercijalna, digitalna integrisana kola u HC tehnologiji je:
0`C -> 75`C
-40`C do +85`C
-55`C do +125`C
Maksimalni, garantovani, napon logicke nule za standardna digitalna integrisana kola u HC tehnologiji je:
0.8V
30%Vdd
50%Vdd
Preporuceni radni napon za digitalna integrisana kola u HC tehnologiji je
2V-6V
3V-18V
4.5V-5.5V
Minimalni, garantovani, napon logicke jedinice za standardna digitalna integrisana kola u HC tehnologiji je:
2V
50%Vdd
70%Vdd
Ulazna kapacitivnost za standardna digitalna integrisana kola u HC tehnologiji je reda:
0.5pF
5pF
50pF
Ulazna kapacitivnost za standardna digitalna integrisana kola u HC tehnologiji je reda:
Manja od 10k
Oko 100k
Veca od 1M
Vreme kasnjenja signala kroz standardna digitalna integrisana kola, tipa dvoulazno NI kolo, invertor, dvilazno NILI kolo, u HC tehnologiji je reda:
0.1ns
10ns
100ns
Neiskorisceni ulazi digitalnih integrisanih logickih kola, u HC tehnologiji, se vezuju na:
Vss
Vdd
Vss ili Vdd, u zavisnosti od f-je
Potrosnja, discipacija, digitalnih integrisanih logickih kola, u HC tehnologiji, se sa povecanjem radne ucestanosti:
Smanjuje
Ne menja
Povecava
Potrosnja, discipacija, digitalnih integrisanih logickih kola, u HC tehnologiji, se sa smanjenjem radnog napona:
Smanjuje
Ne menja
Povecava
SR flip-flop je realizovan sa dva dvoulazna NI kola u HC tehnologiji. Da bi flip-flop promenio stanje potrebno je na odgovarajuci ulaz dovesti impuls minimalnog trajanja oko:
0.2 ns
2 ns
20 ns
Logicka kola sa open drain izlazom, u zavisnosti od stanja ulaza, daju:
0, HZ
1, HZ
0, 1
Kod wired or logike realizovane sa open drain logickim kolima na izlas se:
Vezuje pull up otpornik
Vezuje pull down otpronik
Ne vezuje otpornik
Oscilator sa kristalom kvarca koji osciluje na paralelnoj rezonantnoj ucestanosti ima tacnost:
1-2 ppm
10-20 ppm
100-200 ppm
Sat realnog vremena je realizovan sa kvarcnim oscilatorom. Tacnost ucestanosti je 100 ppm. Ovako realizovan sat gresi mesecno:
20-30 s
200-300 s
2,000-3,000 s
SR flip-flop je realizovan sa dva dvoulazna NOR kola u HC tehnologiji. Da bi flip-flop promenio stanje potrebno je na odgovarajuci ulaz dovesti impuls minimalnog trajanja oko:
2 ns
20 ns
200 ns
{"name":"DIE samo teorija", "url":"https://www.quiz-maker.com/QPREVIEW","txt":"Test your knowledge of electronic circuit theory with our engaging quiz designed for students and professionals alike!Challenge yourself with questions related to:Bipolar transistorsLogic gatesCapacitance and resistancePCB manufacturing","img":"https:/images/course2.png"}